woshilaoliu

Score: 52
Uploads: 5
Downloads: 151
Create time: 2018-12-19 16:29:58

Upload log:
tcp.rar - 使用tcp协议连接onenet平台,实现对单片机外设的控制
MLiA_SourceCode.rar - 机器学习实战书籍源码及数据集,可以用来机器学习入门
12864oled_RTC实时时钟.rar - 实现RTC实时时钟,并且可以在spi屏幕上显示出来
显示.rar - stm32屏幕显示功能,实现spi屏幕显示。
Fwlib-EXTI.rar - STM32F103 使用外部中断/事件控制器实现不同按键控制不同的灯。

Download log:
Based-FPGA-digital-clock-design.zip - 基于FPGA的数字时钟设计,这里是我做的一个电子时钟,大家可以借鉴一下!
electronic-clock.zip - Verliog HDL数字系统设计项目,电子钟。该电子钟可以实现时钟、日期、闹钟、秒表功能。
shuzhishizhong.zip - 数字时钟的verilog程序,课程设计,数字电子技术实验,VHDL
clock.rar - 利用verilog语言实现的一个电子时钟
DIGITAL_TIMER.rar - 用FPGA开发的多功能电子时钟,能够设置闹钟,调试
d_clock.zip - 基于QUARTUSII,电子时钟,可用,VHDL以及原理图。
clock.rar - 实现数字电子时钟功能,包括时,分,秒,可显示
digtalclk.rar - 基于VHDL设计的电子时钟,具有手动时间校正功能
FPGA电子时钟.zip - fpga的电子时钟,自己写的代码,分享出来给大家互相学习
EDA.zip - 电子时钟 基于VHDL设计的建议电子时钟
vhdl.zip - 用vhdl语言实现的电子时钟加闹铃,程序结构紧凑,由于FPGA的时钟很快,所以时钟非常准确
the_signal_generator_of_the_sine.rar - 这是本人当时设计正弦信号发生器的设计报告 里面有很详细的流程图以及设计思想
sin-creater.zip - 本文通过一种较简单的方法,设计了频率可调的正弦信号函数发生器。本文设计的正弦波发生器通过改变取点的步长实现频率可调,通过加法器获得输出点地址,调用ROM存储单元的数据,实现了正弦波发生器的设计。包括源码以及仿真结果,完整实验报告~
plj.zip - 这是一个利用VHDL编写的简易数字频率计,它所能够测量的频率范围为:0~50MHZ,当被测量信号的频率越大则它的精度越高。
数字频率计.zip - 设计一简易数字频率计,其基本要求是: 1)测量频率范围0~999999Hz; 2)最大读数999999HZ,闸门信号的采样时间为1s;. 3)被测信号可以是正弦波、三角波和方波; 4)显示方式为6位十进制数显示; 5)具有超过量程报警功能。 5)输入信号最大幅值可扩展。 6)测量误差小于+-0.1%。 7)完成全部设计后,可使用EWB进行仿真,检测试验设计电路的正确性。
system.rar - 基于vhdl的简易数字频率计设计,已经经过调试,可直接使用
plj.rar - 数字频率计,能直接计数单位时间内被测信号的脉冲数,然后以数字形式显示频率值
pinlv01.rar - VHDL实现的数字频率计。频率可到26MHz,精度达到0.001 误差
CPLD.rar - 数字频率计在FPGAEP4CE10F17C8上的功能实现和运用
8bit-frquency-count.rar - 在QUARTUEII9.0下的数字频率计程序

Favorite: