ktq!4292

Score: 1
Uploads: 1
Downloads: 42
Create time: 2017-12-17 22:07:43

Upload log:
460683.rar - 隐马尔可夫模型的C语言实现,经过测试准确,有要的 快下

Download log:
4.2.rar - 曼切斯特编码,解码Verilog源代码 nrz,1553协议通信采用的编解码方式
4M4ppm.rar - 以前用verilog做的 4ppm编码,红外通信的编码解码,串口速度4Mbit每秒
manchester-decode.zip - 曼彻斯特编解码,给出了一种连续检测解码的方法,易于实现,准确率高
Timing1111_Symcronization.rar - 使用Verilog编写的时间同步模块,解决位同步问题,ISE12.2下编译通过
HDB3_coder.rar - 实现了将64K低速NRZ码复接成2.048M高速HDB3码及其解复接过程,同时还用同步状态机剔除假同步和假失步的状态
用cpld实现曼彻斯特编码.rar - 用cpld实现曼彻斯特编码 用verilog HDL进行曼彻斯特编码,用于通信中
mb_rcver.zip - vhdl,1553b接收模块,为以后的解码和过滤提供稳定的输入。
Top_MIL_1553B.rar - MIL 1553B project
1553-EncoderDecoder---Documentation.zip - 1553b编解码参考设计 verilog 收发
prj_ex_3.rar - 状态机基本工程写法仿真和方法,经过具体的仿真和优化,发现代码完全可用
PLL.rar - 基于EP2C8的锁相环倍频文件 原来时钟为25Mhz 倍频为100Mhz
manchester.rar - 源码包含三个模块,数据发送模块是读取FIFO中的数据后,将并行数据转换为串行,同时对串行数据进行曼彻斯特编码输出。数据接收模块是对接收的数据进行曼彻斯特解码。FIFO控制器模块将接收的串行数据转换为并行,并存储。 曼彻斯特解码部分本文采用了过采样技术,使用了一个8倍时钟进行采样。每一个数据周期采样8次,每四次采样确定一个状态,如果采样到三次及以上高电平则认为是高状态,否则认为是低状态。状态由高到底则是数据0,由低到高则是状态1。
manchester.rar - verilog 实现manchester编解码,最高速率5mhz
manchester-verilog.zip - 曼彻斯特编解码解码,亲测。非常实用,有详细测试文件
verilog_Manchester.zip - verilog—Manchester 极为简单的曼彻斯特编解码 verilog实现 分为编码和解码两个部分 通过自己测试 同步异步均正常收发
Manchester.rar - 运行于Altera Cyclone FPGA平台,由VHDL编写的NRZ到曼彻斯特编码和曼彻斯特编码到NRZ解码程序。
Manchester_QuartusII.rar - 完整的曼彻斯特编解码(采用锁相环技术)_QuartusII工程
second7-02.rar - 在quartusII环境下采用对编解码芯片HD6408和HD6409驱动的方式实现曼彻斯特编解码
CMI_endecod.rar - Verilog HDL实现CMI编码和解码,在QuartusII下完成仿真验证。
altera.rar - 用于串口与光纤通信CPLD的编程,在232,以及485与光线的转接,需要自适应的算法。

Favorite: